Macromodélisation du transistor MOSFET. Magister thesis, Université de Batna 2. (2011)

dc.contributor.authorMESSAADI Lotfi
dc.date.accessioned2023-05-08T11:25:51Z
dc.date.available2023-05-08T11:25:51Z
dc.date.issued4/27/2017
dc.description.abstractCe mémoire trait de la macromodélisation du transistor MOS et de l’évaluation des performances d’un composant de puissance VDMOSFET. Plus précisément, en présente tout d’abord l’évolution des structures MOS de puissance basse tension depuis les années 70, jusqu’au transistor VDMOSFET, dont les principale propriétés sont énumérées. On réalise ensuite une étude des mécanismes – analyse statique à l’état passante et à l’état bloquée, analyse dynamique – intervenant dans les diverses zones du composant. Sur la base de cette étude, on établit un modèle de ce transistor pour le logiciel de simulation PSPICE. La seconde partie de cette thèse, qui repose principalement sur une démarche expérimentale, permet d’identifier les paramètres du modèle de MOSFET puis de valider la modélisation complète du convertisseur BUCK vis-à-vis de mesures. Nous en concluons que la modélisation proposée atteint une précision satisfaisante pour pouvoir être exploitée dans une démarche de conception, ce qui fait l’objet de la dernière partie de cette thèse. La simulation est alors utilisée pour étudier l’influence de la température sur le comportement du transistor,
dc.identifier.urihttp://dspace.univ-batna2.dz/handle/123456789/1428
dc.publisherUniversity of Batna 2
dc.titleMacromodélisation du transistor MOSFET. Magister thesis, Université de Batna 2. (2011)
Files
Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
inj MESSAADI LOTFI.pdf
Size:
2.8 MB
Format:
Adobe Portable Document Format
Description:
License bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed to upon submission
Description: