MODELISATION COMPORTEMENTALE DE SPICE A VHDL-AMS. Magister thesis, Université de Batna 2. (2011)
dc.contributor.author | BENACER Imad | |
dc.date.accessioned | 2023-05-08T11:02:05Z | |
dc.date.available | 2023-05-08T11:02:05Z | |
dc.date.issued | 2017-04-27 | |
dc.description.abstract | La conception de système passe par la description comportementale des différentes parties (sous-systèmes) du système et de leurs intercommunications. Le langage VHDL-AMS, dont la norme est en train de sortir, vient à point pour favoriser cette description et ces échanges. Ce mémoire a pour objectif : 1. De présenter le passage de la simulation analogique classique à la simulation comportementale et de savoir comment transformer un simulateur électrique de type SPICE en simulateur comportemental. 2. La modélisation des composants et des blocs par SPICE et le langage VHDL-AMS. Il répond au désir de pouvoir fournir dès à présent, alors que la norme VHDL-AMS est sur le point de sortir officiellement, un outil de simulation et une ébauche de méthode de modélisation VHDL-AMS. Le mémoire comprend donc deux grandes parties. Dans la première partie intitulée « Simulation Analogique et Comportementale », nous avons étudié le fonctionnement et la structure d’un simulateur électrique analogique (SPICE), et les grands principes (analogiques) du langage VHDL-AMS. Une comparaison entre les résultats de simulation pour les deux applications soit par SPICE ou VHDL-AMS a montrée que les résultats sont les même quelque soit l’outil de simulation | |
dc.identifier.uri | http://dspace.univ-batna2.dz/handle/123456789/1405 | |
dc.title | MODELISATION COMPORTEMENTALE DE SPICE A VHDL-AMS. Magister thesis, Université de Batna 2. (2011) |